会员   密码 您忘记密码了吗?
1,505,015 本书已上架      购物流程 | 常见问题 | 联系我们 | 关于我们 | 用户协议

有店 App


当前分类

商品分类

浏览历史

当前位置: 首页 > 简体书 > Verilog數字系統設計教程(第4版)
Verilog數字系統設計教程(第4版)
上一张
下一张
prev next

Verilog數字系統設計教程(第4版)

作者: 夏宇聞,韓彬
出版社: 北京航空航天大學出版社
出版日期: 2017-08-01
商品库存: 点击查询库存
以上库存为海外库存属流动性。
可选择“空运”或“海运”配送,空运费每件商品是RM14。
配送时间:空运约8~12个工作天,海运约30个工作天。
(以上预计配送时间不包括出版社库存不足需调货及尚未出版的新品)
定价:   NT390.00
市场价格: RM70.11
本店售价: RM62.40
购买数量:
collect Add to cart Add booking
详细介绍 商品属性 商品标记
內容簡介

《Verilog數字系統設計教程(第4版)》講述了利用硬體描述語言(VerilogHDL)設計複雜數字系統的方法。這種方法源自20世紀90年代的美國,在美國取得成效後迅速在其他先進工業國得到推廣和普及。利用硬體描述語言建模、通過模擬和綜合技術設計出極其複雜的數字系統是這種技術的大優勢。

《Verilog數字系統設計教程(第4版)》從演算法和計算的基本概念出發,講述如何用硬線邏輯電路實現複雜數字邏輯系統的方法。全書共四部分。一部分Verilog數字設計基礎與第二部分Verilog數字系統設計和驗證共18章;第三部分共12個上機練習實驗範例;第四部分是Verilog硬體描述語言參考手冊,可供讀者學習、查詢之用。《Verilog數字系統設計教程(第4版)》第3版後,在語法篇中增加了IEEEVerilog1364-2001標準簡介,以反映Verilog語法的新變化。

《Verilog數字系統設計教程(第4版)》的講授方式以每2學時講授一章為宜,每次課後需要花10h來複習思考。完成10章學習後,就可以開始做上機練習,從簡單到複雜,由典型到一般,循序漸進地學習VerilogHDL基礎知識。按照書上的步驟,可以使大學電子類及電腦工程類本科及研究生,以及相關領域的設計工程人員在半年內掌握VerilogHDL設計技術。

《Verilog數字系統設計教程(第4版)》可作為電子工程類、自動控制類、電腦類的大學本科高年級及研究生教學用書,亦可供其他工程人員自學與參考。


作者介紹


目錄

緒論

第一部分 Verilog數字設計基礎

第1章 Verilog的基本知識
1.1 硬體描述語言HDL
1.2 Verilog HDL的歷史
1.2.1 什麼是Verilog HDL
1.2.2 Verilog HDL的產生及發展
1.3 Verilog HDL和VHDL的比較
1.4 Verilog的應用情況和適用的設計
1.5 採用Verilog HDL設計複雜數字電路的優點
1.5.1 傳統設計方法——電路原理圖輸入法
1.5.2 Verilog HDL設計法與傳統的電路原理圖輸入法的比較
1.5.3 Verilog的標準化與軟核的重用
1.5.4 軟核、固核和硬核的概念及其重用
1.6 採用硬體描述語言(Verilog HDL)的設計流程簡介
1.6.1 自頂向下(Top_Down)設計的基本概念
1.6.2 層次管理的基本概念
1.6.3 具體模組的設計編譯和模擬的過程
1.6.4 具體工藝器件的優化、映射和佈局佈線
小結
思考題

第2章 Verilog語法的基本概念
概述
2.1 Verilog模組的基本概念
2.2 Verilog用於模組的測試
小結
思考題

第3章 模組的結構、數據類型、變數和基本運算子號
概述
3.1 模組的結構
3.1.1 模組的埠定義
3.1.2 模組內容
3.1.3 理解要點
3.1.4 要點總結
3.2 數據類型及其常量和變數
3.2.1 常量
3.2.2 變數
3.3 運算子及運算式
3.3.1 基本的算術運算子
3.3.2 位運算子
小結
思考題

第4章 運算子、設定陳述式和結構說明語句
概述
4.1 邏輯運算子
4.2 關係運算子
4.3 等式運算子
4.4 移位運算子
4.5 位拼接運算子
4.6 縮減運算子